2023年全國大學生FPGA創新設計競賽紫光同創賽道邀您參加!板卡借用通道已開啟
2023年全國大學生FPGA創新設計競賽
報名截止時間:2023年9月22日18點
報名資格審核:2023年9月23日-9月28日
作品設計時間:2023年10月-11月16日
作品提交時間:2023年11月16日18點
初賽評審時間:2023年11月17日-11月20日
競賽決賽時間:2023年12月1日-12月3日
報名網址:www.fpgachina.cn
由中國電子學會與國家級實驗教學示范中心聯席會電子學科組主辦的“2023年全國大學生嵌入式芯片與系統設計競賽——FPGA創新設計競賽”正式開始報名,旨在提高全國高校學生在嵌入式芯片及系統設計領域、可編程邏輯器件應用領域自主創新設計與工程實踐能力,培養具有創新思維、具備解決復雜工程問題能力且擁有團隊合作精神的優秀人才。
作為國內FPGA領域專業廠商,紫光同創持續支持加大高校生態建設,為FPGA創新設計競賽提供贊助支持。作為賽事協辦單位,紫光同創憑借出色的命題和優秀的器件性能表現,獲得專家組委會的一致好評,并在全國高校范圍內掀起選題熱潮,2022年參賽作品數量和進入決賽的隊伍數量位居國產廠家第一。
本屆大賽,紫光同創杯賽道從實際應用需求出發,擬定了多媒體視頻處理魔盒、PCIE網絡數據采集卡和基于RISC-V的多功能游戲機3個賽題方向,并免費借用PGL50H開發板145套,供同學們自主選擇和發揮。此外,紫光同創及生態合作伙伴的專家團隊也將為同學們提供全程答疑,助力在大賽中沖擊最高榮譽!歡迎各位同學踴躍報名紫光同創杯賽!
紫光同創選題指南
賽題一:多媒體視頻處理魔盒
設計要求:
本賽題要求采用紫光同創FPGA制作一個多媒體視頻圖像處理魔盒,能進行多種視頻圖像算法的原型驗證及效果展示,能進行:視頻融合、去噪、視頻拼接、視頻旋轉、圖形疊加等。視頻的輸入源為雙目攝像頭和HDMI,疊加字符的輸入源為以太網口,視頻的輸出為HDMI。
基礎要求:
?。?)定義雙目攝像頭為輸入源1,HDMI為輸入源2;
?。?)將輸入源1、輸入源2的視頻源進行拼接;
?。?)對拼接后的圖像進行縮小或放大;
?。?)將拼接后的圖像通過HDMI實時顯示輸出;
加分項:
?。?)增加雙目攝像頭的融合、去噪功能;
?。?)通過按鍵能實現圖像的任意比例的縮小和放大功能;
?。?)通過按鍵控制實現90度、180度的圖像旋轉;
?。?)通過按鍵能實現任意角度的圖像旋轉;
?。?)通過按鍵調整圖像的亮度和色度;
?。?)能通過網口輸入字符,并將相應字符疊加到拼接處理后的圖像中;(7)其它視頻圖像處理技巧。
參考系統信號框圖如下:
賽題二:PCIE網絡數據采集卡
設計要求:
本賽題要求采用紫光同創FPGA透傳采集1路或者多路以太網數據,并通過PCIE進行網絡數據雙向通信。
基礎要求:
?。?)實現1路網口的PCIE透傳;
?。?)上位機識別1路網口,并且該網口能進行數據的收發,進行各類標準網絡的配置;
?。?)上位機采用第三方工具統計網口的網絡延遲及帶寬,并給出測試結果。
加分項:
?。?)盡可能多的實現多網口的PCIE透傳;
?。?)上位機通過PCIE能識別多路網口,并且多路網口能進行獨立的數據收發,進行多類標準網絡的配置;
?。?)能擁有更大的帶寬,更低的數據傳輸延遲;
?。?)同時支持Linux系統和Windows系統。
參考系統信號框圖如下:
賽題三:基于RISC-V的多功能游戲機
設計要求:
本賽題要求在紫光同創FPGA平臺上,移植RISC-V并實現一款或多款趣味游戲(坦克大戰、貪吃蛇、魂斗羅等),要求使用VGA/HDMI/串口屏進行圖像顯示。
基礎要求:
?。?)能進行基礎的游戲操作及展示。
加分項:
?。?)能支持多種游戲切換;
?。?)能支持更高的圖像刷新頻率,如采用HDMI接口顯示;
?。?)能支持標準游戲手柄(或者自制游戲手柄)提高操作趣味;
?。?)驅動多種傳感器:進行圖像、聲音同步展示;支持震動;氛圍燈;
?。?)能通過PCIE或以太網等進行游戲的錄播存檔。
紫光同創賽道支持
紫光同創將免費提供145套盤古50K開發板借用,企業將根據報名隊伍賽題思路及創新點等綜合評審借用名單,未獲得板卡借用的隊伍不代表沒有參賽資格。參賽隊伍亦可以自制或者購買其它第三方以紫光同創FPGA芯片為核心的開發板。
盤古50K開發板資料包:
https://pan.baidu.com/s/1W5owptqSzWDB-syMqK98sg(提取碼:oq69)
注:參賽作品使用到的FPGA芯片邏輯規模盡量控制在50K以內,在同等性能下邏輯規模更小的作品更優。
盤古50K開發板借用申請鏈接或掃碼申請
【騰訊文檔】2023全國大學生FPGA競賽紫光同創杯開發板借用申請https://docs.qq.com/form/page/DRWdKaU1heVJUUU1O
板卡申請截止日期:2023年9月24日23:59
關于盤古50K開發板
盤古50K開發板(MES50HP)采用了核心板+擴展板的結構,核心板與擴展板之間使用高速板對板連接器進行連接。
核心板主要由FPGA(PGL50H)+2顆DDR3+Flash+電源及復位構成,每片DDR3(MT41K256M16TW-107:P)的容量為4Gbit,總數據帶寬最高到25600(800×32)Mbps,充分滿足了高速多路數據存儲的需求;另外PGL50HFPGA帶有4路HSST高速收發器,每路速度高達6.375Gb/s,非常適合用于光纖通信和PCIe數據通信。
底板為核心板擴展了豐富的外圍接口,預留HDMI收發接口用于圖像驗證及處理;預留的光纖接口、10/100/1000M以太網接口,PCIE接口,方便各類高速通信系統驗證;另外預留了一個40pin的IO擴展連接器,方便用戶在開發平臺基礎上驗證模塊電路功能。
盤古50K開發板(MES50HP)購買鏈接:
https://shop372525434.taobao.com
淘寶店鋪搜索:小眼睛半導體
https://mp.weixin.qq.com/s/LtY_MI3R2WB26pvyTDg4Pg